Lines Matching full:u64
156 u64 op : 4; /* W0 */
157 u64 ctype : 4;
158 u64 lf : 9;
159 u64 reserved_17_23 : 7;
160 u64 cindex : 20;
161 u64 reserved_44_62 : 19;
162 u64 doneint : 1;
163 u64 res_addr; /* W1 */
168 u64 op : 4; /* W0 */
169 u64 ctype : 4;
170 u64 compcode : 8;
171 u64 doneint : 1;
172 u64 reserved_17_63 : 47;
173 u64 reserved_64_127; /* W1 */
177 u64 pool_addr; /* W0 */
178 u64 ena : 1; /* W1 */
179 u64 reserved_65 : 2;
180 u64 pool_caching : 1;
181 u64 pool_way_mask : 16;
182 u64 avg_con : 9;
183 u64 reserved_93 : 1;
184 u64 pool_drop_ena : 1;
185 u64 aura_drop_ena : 1;
186 u64 bp_ena : 2;
187 u64 reserved_98_103 : 6;
188 u64 aura_drop : 8;
189 u64 shift : 6;
190 u64 reserved_118_119 : 2;
191 u64 avg_level : 8;
192 u64 count : 36; /* W2 */
193 u64 reserved_164_167 : 4;
194 u64 nix0_bpid : 9;
195 u64 reserved_177_179 : 3;
196 u64 nix1_bpid : 9;
197 u64 reserved_189_191 : 3;
198 u64 limit : 36; /* W3 */
199 u64 reserved_228_231 : 4;
200 u64 bp : 8;
201 u64 reserved_241_243 : 3;
202 u64 fc_be : 1;
203 u64 fc_ena : 1;
204 u64 fc_up_crossing : 1;
205 u64 fc_stype : 2;
206 u64 fc_hyst_bits : 4;
207 u64 reserved_252_255 : 4;
208 u64 fc_addr; /* W4 */
209 u64 pool_drop : 8; /* W5 */
210 u64 update_time : 16;
211 u64 err_int : 8;
212 u64 err_int_ena : 8;
213 u64 thresh_int : 1;
214 u64 thresh_int_ena : 1;
215 u64 thresh_up : 1;
216 u64 reserved_363 : 1;
217 u64 thresh_qint_idx : 7;
218 u64 reserved_371 : 1;
219 u64 err_qint_idx : 7;
220 u64 reserved_379_383 : 5;
221 u64 thresh : 36; /* W6*/
222 u64 rsvd_423_420 : 4;
223 u64 fc_msh_dst : 11;
224 u64 reserved_435_447 : 13;
225 u64 reserved_448_511; /* W7 */
229 u64 stack_base; /* W0 */
230 u64 ena : 1;
231 u64 nat_align : 1;
232 u64 reserved_66_67 : 2;
233 u64 stack_caching : 1;
234 u64 reserved_70_71 : 3;
235 u64 stack_way_mask : 16;
236 u64 buf_offset : 12;
237 u64 reserved_100_103 : 4;
238 u64 buf_size : 11;
239 u64 reserved_115_127 : 13;
240 u64 stack_max_pages : 32;
241 u64 stack_pages : 32;
242 u64 op_pc : 48;
243 u64 reserved_240_255 : 16;
244 u64 stack_offset : 4;
245 u64 reserved_260_263 : 4;
246 u64 shift : 6;
247 u64 reserved_270_271 : 2;
248 u64 avg_level : 8;
249 u64 avg_con : 9;
250 u64 fc_ena : 1;
251 u64 fc_stype : 2;
252 u64 fc_hyst_bits : 4;
253 u64 fc_up_crossing : 1;
254 u64 fc_be : 1;
255 u64 reserved_298_299 : 2;
256 u64 update_time : 16;
257 u64 reserved_316_319 : 4;
258 u64 fc_addr; /* W5 */
259 u64 ptr_start; /* W6 */
260 u64 ptr_end; /* W7 */
261 u64 reserved_512_535 : 24;
262 u64 err_int : 8;
263 u64 err_int_ena : 8;
264 u64 thresh_int : 1;
265 u64 thresh_int_ena : 1;
266 u64 thresh_up : 1;
267 u64 reserved_555 : 1;
268 u64 thresh_qint_idx : 7;
269 u64 reserved_563 : 1;
270 u64 err_qint_idx : 7;
271 u64 reserved_571_575 : 5;
272 u64 thresh : 36;
273 u64 rsvd_615_612 : 4;
274 u64 fc_msh_dst : 11;
275 u64 reserved_627_639 : 13;
276 u64 reserved_640_703; /* W10 */
277 u64 reserved_704_767; /* W11 */
278 u64 reserved_768_831; /* W12 */
279 u64 reserved_832_895; /* W13 */
280 u64 reserved_896_959; /* W14 */
281 u64 reserved_960_1023; /* W15 */
318 u64 op : 4;
319 u64 ctype : 4;
320 u64 lf : 9;
321 u64 reserved_17_23 : 7;
322 u64 cindex : 20;
323 u64 reserved_44_62 : 19;
324 u64 doneint : 1;
325 u64 res_addr; /* W1 */
330 u64 op : 4;
331 u64 ctype : 4;
332 u64 compcode : 8;
333 u64 doneint : 1;
334 u64 reserved_17_63 : 47;
335 u64 reserved_64_127; /* W1 */
340 u64 base;
341 u64 lbp_ena : 1;
342 u64 lbpid_low : 3;
343 u64 bp_ena : 1;
344 u64 lbpid_med : 3;
345 u64 bpid : 9;
346 u64 lbpid_high : 3;
347 u64 qint_idx : 7;
348 u64 cq_err : 1;
349 u64 cint_idx : 7;
350 u64 avg_con : 9;
351 u64 wrptr : 20;
352 u64 tail : 20;
353 u64 head : 20;
354 u64 avg_level : 8;
355 u64 update_time : 16;
356 u64 bp : 8;
357 u64 drop : 8;
358 u64 drop_ena : 1;
359 u64 ena : 1;
360 u64 cpt_drop_err_en : 1;
361 u64 rsvd_211 : 1;
362 u64 substream : 12;
363 u64 stash_thresh : 4;
364 u64 lbp_frac : 4;
365 u64 caching : 1;
366 u64 stashing : 1;
367 u64 rsvd_234_235 : 2;
368 u64 qsize : 4;
369 u64 cq_err_int : 8;
370 u64 cq_err_int_ena : 8;
375 u64 ena : 1;
376 u64 sso_ena : 1;
377 u64 ipsech_ena : 1;
378 u64 ena_wqwd : 1;
379 u64 cq : 20;
380 u64 rsvd_36_24 : 13;
381 u64 lenerr_dis : 1;
382 u64 csum_il4_dis : 1;
383 u64 csum_ol4_dis : 1;
384 u64 len_il4_dis : 1;
385 u64 len_il3_dis : 1;
386 u64 len_ol4_dis : 1;
387 u64 len_ol3_dis : 1;
388 u64 wqe_aura : 20;
389 u64 spb_aura : 20;
390 u64 lpb_aura : 20;
391 u64 sso_grp : 10;
392 u64 sso_tt : 2;
393 u64 pb_caching : 2;
394 u64 wqe_caching : 1;
395 u64 xqe_drop_ena : 1;
396 u64 spb_drop_ena : 1;
397 u64 lpb_drop_ena : 1;
398 u64 pb_stashing : 1;
399 u64 ipsecd_drop_ena : 1;
400 u64 chi_ena : 1;
401 u64 rsvd_127_125 : 3;
402 u64 band_prof_id : 10; /* W2 */
403 u64 rsvd_138 : 1;
404 u64 policer_ena : 1;
405 u64 spb_sizem1 : 6;
406 u64 wqe_skip : 2;
407 u64 rsvd_150_148 : 3;
408 u64 spb_ena : 1;
409 u64 lpb_sizem1 : 12;
410 u64 first_skip : 7;
411 u64 rsvd_171 : 1;
412 u64 later_skip : 6;
413 u64 xqe_imm_size : 6;
414 u64 rsvd_189_184 : 6;
415 u64 xqe_imm_copy : 1;
416 u64 xqe_hdr_split : 1;
417 u64 xqe_drop : 8; /* W3 */
418 u64 xqe_pass : 8;
419 u64 wqe_pool_drop : 8;
420 u64 wqe_pool_pass : 8;
421 u64 spb_aura_drop : 8;
422 u64 spb_aura_pass : 8;
423 u64 spb_pool_drop : 8;
424 u64 spb_pool_pass : 8;
425 u64 lpb_aura_drop : 8; /* W4 */
426 u64 lpb_aura_pass : 8;
427 u64 lpb_pool_drop : 8;
428 u64 lpb_pool_pass : 8;
429 u64 rsvd_291_288 : 4;
430 u64 rq_int : 8;
431 u64 rq_int_ena : 8;
432 u64 qint_idx : 7;
433 u64 rsvd_319_315 : 5;
434 u64 ltag : 24; /* W5 */
435 u64 good_utag : 8;
436 u64 bad_utag : 8;
437 u64 flow_tagw : 6;
438 u64 ipsec_vwqe : 1;
439 u64 vwqe_ena : 1;
440 u64 vwqe_wait : 8;
441 u64 max_vsize_exp : 4;
442 u64 vwqe_skip : 2;
443 u64 rsvd_383_382 : 2;
444 u64 octs : 48; /* W6 */
445 u64 rsvd_447_432 : 16;
446 u64 pkts : 48; /* W7 */
447 u64 rsvd_511_496 : 16;
448 u64 drop_octs : 48; /* W8 */
449 u64 rsvd_575_560 : 16;
450 u64 drop_pkts : 48; /* W9 */
451 u64 rsvd_639_624 : 16;
452 u64 re_pkts : 48; /* W10 */
453 u64 rsvd_703_688 : 16;
454 u64 rsvd_767_704; /* W11 */
455 u64 rsvd_831_768; /* W12 */
456 u64 rsvd_895_832; /* W13 */
457 u64 rsvd_959_896; /* W14 */
458 u64 rsvd_1023_960; /* W15 */
463 u64 ena : 1;
464 u64 qint_idx : 6;
465 u64 substream : 20;
466 u64 sdp_mcast : 1;
467 u64 cq : 20;
468 u64 sqe_way_mask : 16;
469 u64 smq : 10; /* W1 */
470 u64 cq_ena : 1;
471 u64 xoff : 1;
472 u64 sso_ena : 1;
473 u64 smq_rr_weight : 14;
474 u64 default_chan : 12;
475 u64 sqb_count : 16;
476 u64 rsvd_120_119 : 2;
477 u64 smq_rr_count_lb : 7;
478 u64 smq_rr_count_ub : 25; /* W2 */
479 u64 sqb_aura : 20;
480 u64 sq_int : 8;
481 u64 sq_int_ena : 8;
482 u64 sqe_stype : 2;
483 u64 rsvd_191 : 1;
484 u64 max_sqe_size : 2; /* W3 */
485 u64 cq_limit : 8;
486 u64 lmt_dis : 1;
487 u64 mnq_dis : 1;
488 u64 smq_next_sq : 20;
489 u64 smq_lso_segnum : 8;
490 u64 tail_offset : 6;
491 u64 smenq_offset : 6;
492 u64 head_offset : 6;
493 u64 smenq_next_sqb_vld : 1;
494 u64 smq_pend : 1;
495 u64 smq_next_sq_vld : 1;
496 u64 rsvd_255_253 : 3;
497 u64 next_sqb : 64; /* W4 */
498 u64 tail_sqb : 64; /* W5 */
499 u64 smenq_sqb : 64; /* W6 */
500 u64 smenq_next_sqb : 64; /* W7 */
501 u64 head_sqb : 64; /* W8 */
502 u64 rsvd_583_576 : 8; /* W9 */
503 u64 vfi_lso_total : 18;
504 u64 vfi_lso_sizem1 : 3;
505 u64 vfi_lso_sb : 8;
506 u64 vfi_lso_mps : 14;
507 u64 vfi_lso_vlan0_ins_ena : 1;
508 u64 vfi_lso_vlan1_ins_ena : 1;
509 u64 vfi_lso_vld : 1;
510 u64 rsvd_639_630 : 10;
511 u64 scm_lso_rem : 18; /* W10 */
512 u64 rsvd_703_658 : 46;
513 u64 octs : 48; /* W11 */
514 u64 rsvd_767_752 : 16;
515 u64 pkts : 48; /* W12 */
516 u64 rsvd_831_816 : 16;
517 u64 rsvd_895_832 : 64; /* W13 */
518 u64 dropped_octs : 48;
519 u64 rsvd_959_944 : 16;
520 u64 dropped_pkts : 48;
521 u64 rsvd_1023_1008 : 16;
526 u64 ena : 1;
527 u64 sso_ena : 1;
528 u64 ipsech_ena : 1;
529 u64 ena_wqwd : 1;
530 u64 cq : 20;
531 u64 substream : 20;
532 u64 wqe_aura : 20;
533 u64 spb_aura : 20;
534 u64 lpb_aura : 20;
535 u64 sso_grp : 10;
536 u64 sso_tt : 2;
537 u64 pb_caching : 2;
538 u64 wqe_caching : 1;
539 u64 xqe_drop_ena : 1;
540 u64 spb_drop_ena : 1;
541 u64 lpb_drop_ena : 1;
542 u64 rsvd_127_122 : 6;
543 u64 rsvd_139_128 : 12; /* W2 */
544 u64 spb_sizem1 : 6;
545 u64 wqe_skip : 2;
546 u64 rsvd_150_148 : 3;
547 u64 spb_ena : 1;
548 u64 lpb_sizem1 : 12;
549 u64 first_skip : 7;
550 u64 rsvd_171 : 1;
551 u64 later_skip : 6;
552 u64 xqe_imm_size : 6;
553 u64 rsvd_189_184 : 6;
554 u64 xqe_imm_copy : 1;
555 u64 xqe_hdr_split : 1;
556 u64 xqe_drop : 8; /* W3*/
557 u64 xqe_pass : 8;
558 u64 wqe_pool_drop : 8;
559 u64 wqe_pool_pass : 8;
560 u64 spb_aura_drop : 8;
561 u64 spb_aura_pass : 8;
562 u64 spb_pool_drop : 8;
563 u64 spb_pool_pass : 8;
564 u64 lpb_aura_drop : 8; /* W4 */
565 u64 lpb_aura_pass : 8;
566 u64 lpb_pool_drop : 8;
567 u64 lpb_pool_pass : 8;
568 u64 rsvd_291_288 : 4;
569 u64 rq_int : 8;
570 u64 rq_int_ena : 8;
571 u64 qint_idx : 7;
572 u64 rsvd_319_315 : 5;
573 u64 ltag : 24; /* W5 */
574 u64 good_utag : 8;
575 u64 bad_utag : 8;
576 u64 flow_tagw : 6;
577 u64 rsvd_383_366 : 18;
578 u64 octs : 48; /* W6 */
579 u64 rsvd_447_432 : 16;
580 u64 pkts : 48; /* W7 */
581 u64 rsvd_511_496 : 16;
582 u64 drop_octs : 48; /* W8 */
583 u64 rsvd_575_560 : 16;
584 u64 drop_pkts : 48; /* W9 */
585 u64 rsvd_639_624 : 16;
586 u64 re_pkts : 48; /* W10 */
587 u64 rsvd_703_688 : 16;
588 u64 rsvd_767_704; /* W11 */
589 u64 rsvd_831_768; /* W12 */
590 u64 rsvd_895_832; /* W13 */
591 u64 rsvd_959_896; /* W14 */
592 u64 rsvd_1023_960; /* W15 */
610 u64 ena : 1;
611 u64 qint_idx : 6;
612 u64 substream : 20;
613 u64 sdp_mcast : 1;
614 u64 cq : 20;
615 u64 sqe_way_mask : 16;
616 u64 smq : 9;
617 u64 cq_ena : 1;
618 u64 xoff : 1;
619 u64 sso_ena : 1;
620 u64 smq_rr_quantum : 24;
621 u64 default_chan : 12;
622 u64 sqb_count : 16;
623 u64 smq_rr_count : 25;
624 u64 sqb_aura : 20;
625 u64 sq_int : 8;
626 u64 sq_int_ena : 8;
627 u64 sqe_stype : 2;
628 u64 rsvd_191 : 1;
629 u64 max_sqe_size : 2;
630 u64 cq_limit : 8;
631 u64 lmt_dis : 1;
632 u64 mnq_dis : 1;
633 u64 smq_next_sq : 20;
634 u64 smq_lso_segnum : 8;
635 u64 tail_offset : 6;
636 u64 smenq_offset : 6;
637 u64 head_offset : 6;
638 u64 smenq_next_sqb_vld : 1;
639 u64 smq_pend : 1;
640 u64 smq_next_sq_vld : 1;
641 u64 rsvd_255_253 : 3;
642 u64 next_sqb : 64;/* W4 */
643 u64 tail_sqb : 64;/* W5 */
644 u64 smenq_sqb : 64;/* W6 */
645 u64 smenq_next_sqb : 64;/* W7 */
646 u64 head_sqb : 64;/* W8 */
647 u64 rsvd_583_576 : 8;
648 u64 vfi_lso_total : 18;
649 u64 vfi_lso_sizem1 : 3;
650 u64 vfi_lso_sb : 8;
651 u64 vfi_lso_mps : 14;
652 u64 vfi_lso_vlan0_ins_ena : 1;
653 u64 vfi_lso_vlan1_ins_ena : 1;
654 u64 vfi_lso_vld : 1;
655 u64 rsvd_639_630 : 10;
656 u64 scm_lso_rem : 18;
657 u64 rsvd_703_658 : 46;
658 u64 octs : 48;
659 u64 rsvd_767_752 : 16;
660 u64 pkts : 48;
661 u64 rsvd_831_816 : 16;
662 u64 rsvd_895_832 : 64;/* W13 */
663 u64 dropped_octs : 48;
664 u64 rsvd_959_944 : 16;
665 u64 dropped_pkts : 48;
666 u64 rsvd_1023_1008 : 16;
786 u64 offset : 8;
787 u64 layer : 2;
788 u64 rsvd_10_11 : 2;
789 u64 sizem1 : 2;
790 u64 rsvd_14_15 : 2;
791 u64 alg : 3;
792 u64 rsvd_19_63 : 45;
796 u64 key_offset :6;
797 u64 ln_mask :1;
798 u64 fn_mask :1;
799 u64 hdr_offset :8;
800 u64 bytesm1 :5;
801 u64 lid :3;
802 u64 reserved_24_24 :1;
803 u64 ena :1;
804 u64 sel_chan :1;
805 u64 ltype_mask :4;
806 u64 ltype_match :4;
807 u64 reserved_35_63 :29;