Lines Matching full:rockchip

3  * Rockchip AXI PCIe host controller driver
5 * Copyright (c) 2016 Rockchip, Inc.
25 #include "pcie-rockchip.h"
27 int rockchip_pcie_parse_dt(struct rockchip_pcie *rockchip) in rockchip_pcie_parse_dt() argument
29 struct device *dev = rockchip->dev; in rockchip_pcie_parse_dt()
35 if (rockchip->is_rc) { in rockchip_pcie_parse_dt()
39 rockchip->reg_base = devm_pci_remap_cfg_resource(dev, regs); in rockchip_pcie_parse_dt()
40 if (IS_ERR(rockchip->reg_base)) in rockchip_pcie_parse_dt()
41 return PTR_ERR(rockchip->reg_base); in rockchip_pcie_parse_dt()
43 rockchip->mem_res = in rockchip_pcie_parse_dt()
46 if (!rockchip->mem_res) in rockchip_pcie_parse_dt()
50 rockchip->apb_base = in rockchip_pcie_parse_dt()
52 if (IS_ERR(rockchip->apb_base)) in rockchip_pcie_parse_dt()
53 return PTR_ERR(rockchip->apb_base); in rockchip_pcie_parse_dt()
55 err = rockchip_pcie_get_phys(rockchip); in rockchip_pcie_parse_dt()
59 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
60 err = of_property_read_u32(node, "num-lanes", &rockchip->lanes); in rockchip_pcie_parse_dt()
61 if (!err && (rockchip->lanes == 0 || in rockchip_pcie_parse_dt()
62 rockchip->lanes == 3 || in rockchip_pcie_parse_dt()
63 rockchip->lanes > 4)) { in rockchip_pcie_parse_dt()
65 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
68 rockchip->link_gen = of_pci_get_max_link_speed(node); in rockchip_pcie_parse_dt()
69 if (rockchip->link_gen < 0 || rockchip->link_gen > 2) in rockchip_pcie_parse_dt()
70 rockchip->link_gen = 2; in rockchip_pcie_parse_dt()
73 rockchip->pm_rsts[i].id = rockchip_pci_pm_rsts[i]; in rockchip_pcie_parse_dt()
77 rockchip->pm_rsts); in rockchip_pcie_parse_dt()
82 rockchip->core_rsts[i].id = rockchip_pci_core_rsts[i]; in rockchip_pcie_parse_dt()
86 rockchip->core_rsts); in rockchip_pcie_parse_dt()
90 if (rockchip->is_rc) in rockchip_pcie_parse_dt()
91 rockchip->perst_gpio = devm_gpiod_get_optional(dev, "ep", in rockchip_pcie_parse_dt()
94 rockchip->perst_gpio = devm_gpiod_get_optional(dev, "reset", in rockchip_pcie_parse_dt()
96 if (IS_ERR(rockchip->perst_gpio)) in rockchip_pcie_parse_dt()
97 return dev_err_probe(dev, PTR_ERR(rockchip->perst_gpio), in rockchip_pcie_parse_dt()
100 rockchip->num_clks = devm_clk_bulk_get_all(dev, &rockchip->clks); in rockchip_pcie_parse_dt()
101 if (rockchip->num_clks < 0) in rockchip_pcie_parse_dt()
102 return dev_err_probe(dev, rockchip->num_clks, in rockchip_pcie_parse_dt()
109 #define rockchip_pcie_read_addr(addr) rockchip_pcie_read(rockchip, addr)
115 int rockchip_pcie_init_port(struct rockchip_pcie *rockchip) in rockchip_pcie_init_port() argument
117 struct device *dev = rockchip->dev; in rockchip_pcie_init_port()
122 rockchip->pm_rsts); in rockchip_pcie_init_port()
127 err = phy_init(rockchip->phys[i]); in rockchip_pcie_init_port()
135 rockchip->core_rsts); in rockchip_pcie_init_port()
144 rockchip->pm_rsts); in rockchip_pcie_init_port()
150 if (rockchip->link_gen == 2) in rockchip_pcie_init_port()
151 rockchip_pcie_write(rockchip, PCIE_CLIENT_GEN_SEL_2, in rockchip_pcie_init_port()
154 rockchip_pcie_write(rockchip, PCIE_CLIENT_GEN_SEL_1, in rockchip_pcie_init_port()
158 PCIE_CLIENT_CONF_LANE_NUM(rockchip->lanes); in rockchip_pcie_init_port()
160 if (rockchip->is_rc) in rockchip_pcie_init_port()
166 rockchip_pcie_write(rockchip, regs, PCIE_CLIENT_CONFIG); in rockchip_pcie_init_port()
169 err = phy_power_on(rockchip->phys[i]); in rockchip_pcie_init_port()
187 rockchip->core_rsts); in rockchip_pcie_init_port()
196 phy_power_off(rockchip->phys[i]); in rockchip_pcie_init_port()
200 phy_exit(rockchip->phys[i]); in rockchip_pcie_init_port()
205 int rockchip_pcie_get_phys(struct rockchip_pcie *rockchip) in rockchip_pcie_get_phys() argument
207 struct device *dev = rockchip->dev; in rockchip_pcie_get_phys()
214 rockchip->legacy_phy = true; in rockchip_pcie_get_phys()
215 rockchip->phys[0] = phy; in rockchip_pcie_get_phys()
240 rockchip->phys[i] = phy; in rockchip_pcie_get_phys()
247 void rockchip_pcie_deinit_phys(struct rockchip_pcie *rockchip) in rockchip_pcie_deinit_phys() argument
253 if (rockchip->lanes_map & BIT(i)) in rockchip_pcie_deinit_phys()
254 phy_power_off(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
255 phy_exit(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
260 int rockchip_pcie_enable_clocks(struct rockchip_pcie *rockchip) in rockchip_pcie_enable_clocks() argument
262 struct device *dev = rockchip->dev; in rockchip_pcie_enable_clocks()
265 err = clk_bulk_prepare_enable(rockchip->num_clks, rockchip->clks); in rockchip_pcie_enable_clocks()
273 void rockchip_pcie_disable_clocks(struct rockchip_pcie *rockchip) in rockchip_pcie_disable_clocks() argument
276 clk_bulk_disable_unprepare(rockchip->num_clks, rockchip->clks); in rockchip_pcie_disable_clocks()
281 struct rockchip_pcie *rockchip, u32 type) in rockchip_pcie_cfg_configuration_accesses() argument
286 rockchip_pcie_write(rockchip, 0x0, PCIE_RC_BAR_CONF); in rockchip_pcie_cfg_configuration_accesses()
288 rockchip_pcie_write(rockchip, in rockchip_pcie_cfg_configuration_accesses()
291 rockchip_pcie_write(rockchip, RC_REGION_0_ADDR_TRANS_H, in rockchip_pcie_cfg_configuration_accesses()
293 ob_desc_0 = rockchip_pcie_read(rockchip, PCIE_CORE_OB_REGION_DESC0); in rockchip_pcie_cfg_configuration_accesses()
296 rockchip_pcie_write(rockchip, ob_desc_0, PCIE_CORE_OB_REGION_DESC0); in rockchip_pcie_cfg_configuration_accesses()
297 rockchip_pcie_write(rockchip, 0x0, PCIE_CORE_OB_REGION_DESC1); in rockchip_pcie_cfg_configuration_accesses()