Lines Matching refs:raw_spin_lock_irqsave
46 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_direction()
62 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_input()
78 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_output()
97 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_value()
110 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_value()
244 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
382 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
397 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
414 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
428 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
444 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
474 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
489 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
608 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
646 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
665 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
731 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_get()
773 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_set()
883 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_init()
926 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_suspend_hibernate_common()
966 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_resume()