Home
last modified time | relevance | path

Searched refs:GPIO_IDR_ID5_Pos (Results 1 – 25 of 29) sorted by relevance

12

/btstack/port/stm32-f4discovery-usb/Drivers/CMSIS/Device/ST/STM32F4xx/Include/
H A Dstm32f410rx.h3039 #define GPIO_IDR_ID5_Pos (5U) macro
3040 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f410tx.h3029 #define GPIO_IDR_ID5_Pos (5U) macro
3030 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f410cx.h3039 #define GPIO_IDR_ID5_Pos (5U) macro
3040 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f401xe.h2960 #define GPIO_IDR_ID5_Pos (5U) macro
2961 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f401xc.h2960 #define GPIO_IDR_ID5_Pos (5U) macro
2961 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f411xe.h2963 #define GPIO_IDR_ID5_Pos (5U) macro
2964 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f412cx.h7113 #define GPIO_IDR_ID5_Pos (5U) macro
7114 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f405xx.h8244 #define GPIO_IDR_ID5_Pos (5U) macro
8245 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f415xx.h8426 #define GPIO_IDR_ID5_Pos (5U) macro
8427 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f412zx.h7808 #define GPIO_IDR_ID5_Pos (5U) macro
7809 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f407xx.h8544 #define GPIO_IDR_ID5_Pos (5U) macro
8545 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f412vx.h7806 #define GPIO_IDR_ID5_Pos (5U) macro
7807 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f413xx.h8047 #define GPIO_IDR_ID5_Pos (5U) macro
8048 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f423xx.h8083 #define GPIO_IDR_ID5_Pos (5U) macro
8084 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f412rx.h7802 #define GPIO_IDR_ID5_Pos (5U) macro
7803 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f417xx.h8723 #define GPIO_IDR_ID5_Pos (5U) macro
8724 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f446xx.h8593 #define GPIO_IDR_ID5_Pos (5U) macro
8594 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f427xx.h9210 #define GPIO_IDR_ID5_Pos (5U) macro
9211 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f437xx.h9402 #define GPIO_IDR_ID5_Pos (5U) macro
9403 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32f429xx.h9269 #define GPIO_IDR_ID5_Pos (5U) macro
9270 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
/btstack/port/stm32-l073rz-nucleo-em9304/Drivers/CMSIS/Device/ST/STM32L0xx/Include/
H A Dstm32l073xx.h2828 #define GPIO_IDR_ID5_Pos (5U) macro
2829 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
/btstack/port/stm32-wb55xx-nucleo-freertos/Drivers/CMSIS/Device/ST/STM32WBxx/Include/
H A Dstm32wb50xx.h4404 #define GPIO_IDR_ID5_Pos (5U) macro
4405 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
H A Dstm32wb55xx.h4693 #define GPIO_IDR_ID5_Pos (5U) macro
4694 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
/btstack/port/stm32-f4discovery-cc256x/Drivers/CMSIS/Device/ST/STM32F4xx/Include/
H A Dstm32f407xx.h8560 #define GPIO_IDR_ID5_Pos (5U) macro
8561 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */
/btstack/port/stm32-l451-miromico-sx1280/Drivers/CMSIS/Device/ST/STM32L4xx/Include/
H A Dstm32l451xx.h7784 #define GPIO_IDR_ID5_Pos (5U) macro
7785 #define GPIO_IDR_ID5_Msk (0x1UL << GPIO_IDR_ID5_Pos) /*!< 0x00000020 */

12