1*67e74705SXin Li // REQUIRES: x86-registered-target
2*67e74705SXin Li // RUN: %clang_cc1 %s -triple=i686-apple-darwin -target-feature +ssse3 -O1 -S -o - | FileCheck %s
3*67e74705SXin Li
4*67e74705SXin Li #define _mm_alignr_epi8(a, b, n) (__builtin_ia32_palignr128((a), (b), (n)))
5*67e74705SXin Li typedef __attribute__((vector_size(16))) int int4;
6*67e74705SXin Li
7*67e74705SXin Li // CHECK: palignr $15, %xmm1, %xmm0
align1(int4 a,int4 b)8*67e74705SXin Li int4 align1(int4 a, int4 b) { return _mm_alignr_epi8(a, b, 15); }
9*67e74705SXin Li // CHECK: ret
10*67e74705SXin Li // CHECK: ret
11*67e74705SXin Li // CHECK-NOT: palignr
align2(int4 a,int4 b)12*67e74705SXin Li int4 align2(int4 a, int4 b) { return _mm_alignr_epi8(a, b, 16); }
13*67e74705SXin Li // CHECK: psrldq $1, %xmm0
align3(int4 a,int4 b)14*67e74705SXin Li int4 align3(int4 a, int4 b) { return _mm_alignr_epi8(a, b, 17); }
15*67e74705SXin Li // CHECK: xor
align4(int4 a,int4 b)16*67e74705SXin Li int4 align4(int4 a, int4 b) { return _mm_alignr_epi8(a, b, 32); }
17*67e74705SXin Li
18*67e74705SXin Li #define _mm_alignr_pi8(a, b, n) (__builtin_ia32_palignr((a), (b), (n)))
19*67e74705SXin Li typedef __attribute__((vector_size(8))) int int2;
20*67e74705SXin Li
21*67e74705SXin Li // CHECK: palignr
align5(int2 a,int2 b)22*67e74705SXin Li int2 align5(int2 a, int2 b) { return _mm_alignr_pi8(a, b, 8); }
23*67e74705SXin Li
24*67e74705SXin Li // CHECK: palignr
align6(int2 a,int2 b)25*67e74705SXin Li int2 align6(int2 a, int2 b) { return _mm_alignr_pi8(a, b, 9); }
26*67e74705SXin Li
27*67e74705SXin Li // CHECK: palignr
align7(int2 a,int2 b)28*67e74705SXin Li int2 align7(int2 a, int2 b) { return _mm_alignr_pi8(a, b, 16); }
29*67e74705SXin Li
30*67e74705SXin Li // CHECK: palignr
align8(int2 a,int2 b)31*67e74705SXin Li int2 align8(int2 a, int2 b) { return _mm_alignr_pi8(a, b, 7); }
32