1*1b481fc3SMaciej Żenczykowski #include <stdio.h>
2*1b481fc3SMaciej Żenczykowski #include <string.h>
3*1b481fc3SMaciej Żenczykowski
4*1b481fc3SMaciej Żenczykowski #include "internal.h"
5*1b481fc3SMaciej Żenczykowski
6*1b481fc3SMaciej Żenczykowski /* Macros and dump functions for the 32-bit "fec" driver registers */
7*1b481fc3SMaciej Żenczykowski
8*1b481fc3SMaciej Żenczykowski #define REG(_reg, _name, _val) \
9*1b481fc3SMaciej Żenczykowski printf("0x%.03x: %-44.44s 0x%.8x\n", _reg, _name, _val)
10*1b481fc3SMaciej Żenczykowski
11*1b481fc3SMaciej Żenczykowski #define FIELD(_name, _fmt, ...) \
12*1b481fc3SMaciej Żenczykowski printf(" %-47.47s " _fmt "\n", _name, ##__VA_ARGS__)
13*1b481fc3SMaciej Żenczykowski
fec_dump_reg_v1(int reg,u32 val)14*1b481fc3SMaciej Żenczykowski static void fec_dump_reg_v1(int reg, u32 val)
15*1b481fc3SMaciej Żenczykowski {
16*1b481fc3SMaciej Żenczykowski switch (reg) {
17*1b481fc3SMaciej Żenczykowski case 0x000: /* FEC_ECNTRL */
18*1b481fc3SMaciej Żenczykowski case 0x004: /* FEC_IEVENT */
19*1b481fc3SMaciej Żenczykowski case 0x008: /* FEC_IMASK */
20*1b481fc3SMaciej Żenczykowski case 0x00c: /* FEC_IVEC */
21*1b481fc3SMaciej Żenczykowski case 0x010: /* FEC_R_DES_ACTIVE_0 */
22*1b481fc3SMaciej Żenczykowski case 0x014: /* FEC_X_DES_ACTIVE_0 */
23*1b481fc3SMaciej Żenczykowski case 0x040: /* FEC_MII_DATA */
24*1b481fc3SMaciej Żenczykowski case 0x044: /* FEC_MII_SPEED */
25*1b481fc3SMaciej Żenczykowski case 0x08c: /* FEC_R_BOUND */
26*1b481fc3SMaciej Żenczykowski case 0x090: /* FEC_R_FSTART */
27*1b481fc3SMaciej Żenczykowski case 0x0a4: /* FEC_X_WMRK */
28*1b481fc3SMaciej Żenczykowski case 0x0ac: /* FEC_X_FSTART */
29*1b481fc3SMaciej Żenczykowski case 0x104: /* FEC_R_CNTRL */
30*1b481fc3SMaciej Żenczykowski case 0x108: /* FEC_MAX_FRM_LEN */
31*1b481fc3SMaciej Żenczykowski case 0x144: /* FEC_X_CNTRL */
32*1b481fc3SMaciej Żenczykowski case 0x3c0: /* FEC_ADDR_LOW */
33*1b481fc3SMaciej Żenczykowski case 0x3c4: /* FEC_ADDR_HIGH */
34*1b481fc3SMaciej Żenczykowski case 0x3c8: /* FEC_GRP_HASH_TABLE_HIGH */
35*1b481fc3SMaciej Żenczykowski case 0x3cc: /* FEC_GRP_HASH_TABLE_LOW */
36*1b481fc3SMaciej Żenczykowski case 0x3d0: /* FEC_R_DES_START_0 */
37*1b481fc3SMaciej Żenczykowski case 0x3d4: /* FEC_X_DES_START_0 */
38*1b481fc3SMaciej Żenczykowski case 0x3d8: /* FEC_R_BUFF_SIZE_0 */
39*1b481fc3SMaciej Żenczykowski REG(reg, "", val);
40*1b481fc3SMaciej Żenczykowski break;
41*1b481fc3SMaciej Żenczykowski }
42*1b481fc3SMaciej Żenczykowski }
43*1b481fc3SMaciej Żenczykowski
fec_dump_reg_v2(int reg,u32 val)44*1b481fc3SMaciej Żenczykowski static void fec_dump_reg_v2(int reg, u32 val)
45*1b481fc3SMaciej Żenczykowski {
46*1b481fc3SMaciej Żenczykowski switch (reg) {
47*1b481fc3SMaciej Żenczykowski case 0x084: /* FEC_R_CNTRL */
48*1b481fc3SMaciej Żenczykowski REG(reg, "RCR (Receive Control Register)", val);
49*1b481fc3SMaciej Żenczykowski FIELD("MAX_FL (Maximum frame length)", "%u", (val & 0x07ff0000) >> 16);
50*1b481fc3SMaciej Żenczykowski FIELD("FCE (Flow control enable)", "%u", !!(val & 0x00000020));
51*1b481fc3SMaciej Żenczykowski FIELD("BC_REJ (Broadcast frame reject)", "%u", !!(val & 0x00000010));
52*1b481fc3SMaciej Żenczykowski FIELD("PROM (Promiscuous mode)", "%u", !!(val & 0x00000008));
53*1b481fc3SMaciej Żenczykowski FIELD("DRT (Disable receive on transmit)", "%u", !!(val & 0x00000002));
54*1b481fc3SMaciej Żenczykowski FIELD("LOOP (Internal loopback)", "%u", !!(val & 0x00000001));
55*1b481fc3SMaciej Żenczykowski break;
56*1b481fc3SMaciej Żenczykowski case 0x0c4: /* FEC_X_CNTRL */
57*1b481fc3SMaciej Żenczykowski REG(reg, "TCR (Transmit Control Register)", val);
58*1b481fc3SMaciej Żenczykowski FIELD("RFC_PAUSE (Receive frame control pause)", "%u", !!(val & 0x00000010));
59*1b481fc3SMaciej Żenczykowski FIELD("TFC_PAUSE (Transmit frame control pause)", "%u", !!(val & 0x00000008));
60*1b481fc3SMaciej Żenczykowski FIELD("FDEN (Full duplex enable)", "%u", !!(val & 0x00000004));
61*1b481fc3SMaciej Żenczykowski FIELD("HBC (Heartbeat control)", "%u", !!(val & 0x00000002));
62*1b481fc3SMaciej Żenczykowski FIELD("GTS (Graceful transmit stop)", "%u", !!(val & 0x00000001));
63*1b481fc3SMaciej Żenczykowski break;
64*1b481fc3SMaciej Żenczykowski case 0x118: /* FEC_HASH_TABLE_HIGH */
65*1b481fc3SMaciej Żenczykowski REG(reg, "IAUR (Individual Address Upper Register)", val);
66*1b481fc3SMaciej Żenczykowski FIELD("IADDR1", "0x%.16llx", (u64)((u64)val) << 32);
67*1b481fc3SMaciej Żenczykowski break;
68*1b481fc3SMaciej Żenczykowski case 0x11c: /* FEC_HASH_TABLE_LOW */
69*1b481fc3SMaciej Żenczykowski REG(reg, "IALR (Individual Address Lower Register)", val);
70*1b481fc3SMaciej Żenczykowski FIELD("IADDR2", "0x%.16x", val);
71*1b481fc3SMaciej Żenczykowski break;
72*1b481fc3SMaciej Żenczykowski case 0x120: /* FEC_GRP_HASH_TABLE_HIGH */
73*1b481fc3SMaciej Żenczykowski REG(reg, "GAUR (Group Address Upper Register)", val);
74*1b481fc3SMaciej Żenczykowski FIELD("GADDR1", "0x%.16llx", (u64)((u64)val) << 32);
75*1b481fc3SMaciej Żenczykowski break;
76*1b481fc3SMaciej Żenczykowski case 0x124: /* FEC_GRP_HASH_TABLE_LOW */
77*1b481fc3SMaciej Żenczykowski REG(reg, "GALR (Group Address Lower Register)", val);
78*1b481fc3SMaciej Żenczykowski FIELD("GADDR2", "0x%.16x", val);
79*1b481fc3SMaciej Żenczykowski break;
80*1b481fc3SMaciej Żenczykowski case 0x144: /* FEC_X_WMRK */
81*1b481fc3SMaciej Żenczykowski REG(reg, "TFWR (Transmit FIFO Watermark Register)", val);
82*1b481fc3SMaciej Żenczykowski FIELD("X_WMRK", "%s",
83*1b481fc3SMaciej Żenczykowski (val & 0x00000003) == 0x00000000 ? "64 bytes" :
84*1b481fc3SMaciej Żenczykowski (val & 0x00000003) == 0x00000002 ? "128 bytes" :
85*1b481fc3SMaciej Żenczykowski (val & 0x00000003) == 0x00000003 ? "192 bytes" : "?");
86*1b481fc3SMaciej Żenczykowski break;
87*1b481fc3SMaciej Żenczykowski case 0x14c: /* FEC_R_BOUND */
88*1b481fc3SMaciej Żenczykowski REG(reg, "FRBR (FIFO Receive Bound Register)", val);
89*1b481fc3SMaciej Żenczykowski FIELD("R_BOUND (Highest valid FIFO RAM address)", "0x%.2x", (val & 0x000003fc) >> 2);
90*1b481fc3SMaciej Żenczykowski break;
91*1b481fc3SMaciej Żenczykowski case 0x188: /* FEC_R_BUFF_SIZE_0 */
92*1b481fc3SMaciej Żenczykowski REG(reg, "EMRBR (Maximum Receive Buffer Size)", val);
93*1b481fc3SMaciej Żenczykowski FIELD("R_BUF_SIZE (Receive buffer size)", "%u", (val & 0x000007f0) >> 4);
94*1b481fc3SMaciej Żenczykowski break;
95*1b481fc3SMaciej Żenczykowski case 0x004: /* FEC_IEVENT */
96*1b481fc3SMaciej Żenczykowski case 0x008: /* FEC_IMASK */
97*1b481fc3SMaciej Żenczykowski case 0x010: /* FEC_R_DES_ACTIVE_0 */
98*1b481fc3SMaciej Żenczykowski case 0x014: /* FEC_X_DES_ACTIVE_0 */
99*1b481fc3SMaciej Żenczykowski case 0x024: /* FEC_ECNTRL */
100*1b481fc3SMaciej Żenczykowski case 0x040: /* FEC_MII_DATA */
101*1b481fc3SMaciej Żenczykowski case 0x044: /* FEC_MII_SPEED */
102*1b481fc3SMaciej Żenczykowski case 0x064: /* FEC_MIB_CTRLSTAT */
103*1b481fc3SMaciej Żenczykowski case 0x0e4: /* FEC_ADDR_LOW */
104*1b481fc3SMaciej Żenczykowski case 0x0e8: /* FEC_ADDR_HIGH */
105*1b481fc3SMaciej Żenczykowski case 0x0ec: /* FEC_OPD */
106*1b481fc3SMaciej Żenczykowski case 0x0f0: /* FEC_TXIC0 */
107*1b481fc3SMaciej Żenczykowski case 0x0f4: /* FEC_TXIC1 */
108*1b481fc3SMaciej Żenczykowski case 0x0f8: /* FEC_TXIC2 */
109*1b481fc3SMaciej Żenczykowski case 0x100: /* FEC_RXIC0 */
110*1b481fc3SMaciej Żenczykowski case 0x104: /* FEC_RXIC1 */
111*1b481fc3SMaciej Żenczykowski case 0x108: /* FEC_RXIC2 */
112*1b481fc3SMaciej Żenczykowski case 0x150: /* FEC_R_FSTART */
113*1b481fc3SMaciej Żenczykowski case 0x160: /* FEC_R_DES_START_1 */
114*1b481fc3SMaciej Żenczykowski case 0x164: /* FEC_X_DES_START_1 */
115*1b481fc3SMaciej Żenczykowski case 0x168: /* FEC_R_BUFF_SIZE_1 */
116*1b481fc3SMaciej Żenczykowski case 0x16c: /* FEC_R_DES_START_2 */
117*1b481fc3SMaciej Żenczykowski case 0x170: /* FEC_X_DES_START_2 */
118*1b481fc3SMaciej Żenczykowski case 0x174: /* FEC_R_BUFF_SIZE_2 */
119*1b481fc3SMaciej Żenczykowski case 0x180: /* FEC_R_DES_START_0 */
120*1b481fc3SMaciej Żenczykowski case 0x184: /* FEC_X_DES_START_0 */
121*1b481fc3SMaciej Żenczykowski case 0x190: /* FEC_R_FIFO_RSFL */
122*1b481fc3SMaciej Żenczykowski case 0x194: /* FEC_R_FIFO_RSEM */
123*1b481fc3SMaciej Żenczykowski case 0x198: /* FEC_R_FIFO_RAEM */
124*1b481fc3SMaciej Żenczykowski case 0x19c: /* FEC_R_FIFO_RAFL */
125*1b481fc3SMaciej Żenczykowski case 0x1c4: /* FEC_RACC */
126*1b481fc3SMaciej Żenczykowski case 0x1c8: /* FEC_RCMR_1 */
127*1b481fc3SMaciej Żenczykowski case 0x1cc: /* FEC_RCMR_2 */
128*1b481fc3SMaciej Żenczykowski case 0x1d8: /* FEC_DMA_CFG_1 */
129*1b481fc3SMaciej Żenczykowski case 0x1dc: /* FEC_DMA_CFG_2 */
130*1b481fc3SMaciej Żenczykowski case 0x1e0: /* FEC_R_DES_ACTIVE_1 */
131*1b481fc3SMaciej Żenczykowski case 0x1e4: /* FEC_X_DES_ACTIVE_1 */
132*1b481fc3SMaciej Żenczykowski case 0x1e8: /* FEC_R_DES_ACTIVE_2 */
133*1b481fc3SMaciej Żenczykowski case 0x1ec: /* FEC_X_DES_ACTIVE_2 */
134*1b481fc3SMaciej Żenczykowski case 0x1f0: /* FEC_QOS_SCHEME */
135*1b481fc3SMaciej Żenczykowski case 0x200: /* RMON_T_DROP */
136*1b481fc3SMaciej Żenczykowski case 0x204: /* RMON_T_PACKETS */
137*1b481fc3SMaciej Żenczykowski case 0x208: /* RMON_T_BC_PKT */
138*1b481fc3SMaciej Żenczykowski case 0x20c: /* RMON_T_MC_PKT */
139*1b481fc3SMaciej Żenczykowski case 0x210: /* RMON_T_CRC_ALIGN */
140*1b481fc3SMaciej Żenczykowski case 0x214: /* RMON_T_UNDERSIZE */
141*1b481fc3SMaciej Żenczykowski case 0x218: /* RMON_T_OVERSIZE */
142*1b481fc3SMaciej Żenczykowski case 0x21c: /* RMON_T_FRAG */
143*1b481fc3SMaciej Żenczykowski case 0x220: /* RMON_T_JAB */
144*1b481fc3SMaciej Żenczykowski case 0x224: /* RMON_T_COL */
145*1b481fc3SMaciej Żenczykowski case 0x228: /* RMON_T_P64 */
146*1b481fc3SMaciej Żenczykowski case 0x22c: /* RMON_T_P65TO127 */
147*1b481fc3SMaciej Żenczykowski case 0x230: /* RMON_T_P128TO255 */
148*1b481fc3SMaciej Żenczykowski case 0x234: /* RMON_T_P256TO511 */
149*1b481fc3SMaciej Żenczykowski case 0x238: /* RMON_T_P512TO1023 */
150*1b481fc3SMaciej Żenczykowski case 0x23c: /* RMON_T_P1024TO2047 */
151*1b481fc3SMaciej Żenczykowski case 0x240: /* RMON_T_P_GTE2048 */
152*1b481fc3SMaciej Żenczykowski case 0x244: /* RMON_T_OCTETS */
153*1b481fc3SMaciej Żenczykowski case 0x248: /* IEEE_T_DROP */
154*1b481fc3SMaciej Żenczykowski case 0x24c: /* IEEE_T_FRAME_OK */
155*1b481fc3SMaciej Żenczykowski case 0x250: /* IEEE_T_1COL */
156*1b481fc3SMaciej Żenczykowski case 0x254: /* IEEE_T_MCOL */
157*1b481fc3SMaciej Żenczykowski case 0x258: /* IEEE_T_DEF */
158*1b481fc3SMaciej Żenczykowski case 0x25c: /* IEEE_T_LCOL */
159*1b481fc3SMaciej Żenczykowski case 0x260: /* IEEE_T_EXCOL */
160*1b481fc3SMaciej Żenczykowski case 0x264: /* IEEE_T_MACERR */
161*1b481fc3SMaciej Żenczykowski case 0x268: /* IEEE_T_CSERR */
162*1b481fc3SMaciej Żenczykowski case 0x26c: /* IEEE_T_SQE */
163*1b481fc3SMaciej Żenczykowski case 0x270: /* IEEE_T_FDXFC */
164*1b481fc3SMaciej Żenczykowski case 0x274: /* IEEE_T_OCTETS_OK */
165*1b481fc3SMaciej Żenczykowski case 0x284: /* RMON_R_PACKETS */
166*1b481fc3SMaciej Żenczykowski case 0x288: /* RMON_R_BC_PKT */
167*1b481fc3SMaciej Żenczykowski case 0x28c: /* RMON_R_MC_PKT */
168*1b481fc3SMaciej Żenczykowski case 0x290: /* RMON_R_CRC_ALIGN */
169*1b481fc3SMaciej Żenczykowski case 0x294: /* RMON_R_UNDERSIZE */
170*1b481fc3SMaciej Żenczykowski case 0x298: /* RMON_R_OVERSIZE */
171*1b481fc3SMaciej Żenczykowski case 0x29c: /* RMON_R_FRAG */
172*1b481fc3SMaciej Żenczykowski case 0x2a0: /* RMON_R_JAB */
173*1b481fc3SMaciej Żenczykowski case 0x2a4: /* RMON_R_RESVD_O */
174*1b481fc3SMaciej Żenczykowski case 0x2a8: /* RMON_R_P64 */
175*1b481fc3SMaciej Żenczykowski case 0x2ac: /* RMON_R_P65TO127 */
176*1b481fc3SMaciej Żenczykowski case 0x2b0: /* RMON_R_P128TO255 */
177*1b481fc3SMaciej Żenczykowski case 0x2b4: /* RMON_R_P256TO511 */
178*1b481fc3SMaciej Żenczykowski case 0x2b8: /* RMON_R_P512TO1023 */
179*1b481fc3SMaciej Żenczykowski case 0x2bc: /* RMON_R_P1024TO2047 */
180*1b481fc3SMaciej Żenczykowski case 0x2c0: /* RMON_R_P_GTE2048 */
181*1b481fc3SMaciej Żenczykowski case 0x2c4: /* RMON_R_OCTETS */
182*1b481fc3SMaciej Żenczykowski case 0x2c8: /* IEEE_R_DROP */
183*1b481fc3SMaciej Żenczykowski case 0x2cc: /* IEEE_R_FRAME_OK */
184*1b481fc3SMaciej Żenczykowski case 0x2d0: /* IEEE_R_CRC */
185*1b481fc3SMaciej Żenczykowski case 0x2d4: /* IEEE_R_ALIGN */
186*1b481fc3SMaciej Żenczykowski case 0x2d8: /* IEEE_R_MACERR */
187*1b481fc3SMaciej Żenczykowski case 0x2dc: /* IEEE_R_FDXFC */
188*1b481fc3SMaciej Żenczykowski case 0x2e0: /* IEEE_R_OCTETS_OK */
189*1b481fc3SMaciej Żenczykowski REG(reg, "", val);
190*1b481fc3SMaciej Żenczykowski break;
191*1b481fc3SMaciej Żenczykowski }
192*1b481fc3SMaciej Żenczykowski }
193*1b481fc3SMaciej Żenczykowski
194*1b481fc3SMaciej Żenczykowski #undef FIELD
195*1b481fc3SMaciej Żenczykowski #undef REG
196*1b481fc3SMaciej Żenczykowski
fec_dump_regs(struct ethtool_drvinfo * info __maybe_unused,struct ethtool_regs * regs)197*1b481fc3SMaciej Żenczykowski int fec_dump_regs(struct ethtool_drvinfo *info __maybe_unused,
198*1b481fc3SMaciej Żenczykowski struct ethtool_regs *regs)
199*1b481fc3SMaciej Żenczykowski {
200*1b481fc3SMaciej Żenczykowski const u32 *data = (u32 *)regs->data;
201*1b481fc3SMaciej Żenczykowski unsigned int offset;
202*1b481fc3SMaciej Żenczykowski u32 val;
203*1b481fc3SMaciej Żenczykowski
204*1b481fc3SMaciej Żenczykowski for (offset = 0; offset < regs->len; offset += 4) {
205*1b481fc3SMaciej Żenczykowski val = data[offset / 4];
206*1b481fc3SMaciej Żenczykowski
207*1b481fc3SMaciej Żenczykowski switch (regs->version) {
208*1b481fc3SMaciej Żenczykowski case 1:
209*1b481fc3SMaciej Żenczykowski fec_dump_reg_v1(offset, val);
210*1b481fc3SMaciej Żenczykowski break;
211*1b481fc3SMaciej Żenczykowski case 2:
212*1b481fc3SMaciej Żenczykowski fec_dump_reg_v2(offset, val);
213*1b481fc3SMaciej Żenczykowski break;
214*1b481fc3SMaciej Żenczykowski default:
215*1b481fc3SMaciej Żenczykowski return 1;
216*1b481fc3SMaciej Żenczykowski }
217*1b481fc3SMaciej Żenczykowski }
218*1b481fc3SMaciej Żenczykowski
219*1b481fc3SMaciej Żenczykowski return 0;
220*1b481fc3SMaciej Żenczykowski }
221